Главная > Разное > Цифровые устройства
<< Предыдущий параграф
Следующий параграф >>
<< Предыдущий параграф Следующий параграф >>
Макеты страниц

Сдвигающие устройства с выходными регистрами памяти.

Цифровые устройства, представляющие собой сдвигающие регистры типа SI/PO с выходными регистрами памяти, приведены на рис. 7.8:

74LS594 - 8-разрядное устройство с синхронным регистром памяти, устанавливаемым асинхронным потенциальным сигналом сброса в нулевое состояние;

74LS599 - 8-разрядное устройство, отличающееся от только открытыми коллекторными выходами регистра памяти;

74LS595 — 8-разрядное устройство, отличающееся от ИС 74LS594 только Z-состоянием выходов регистра памяти и заменой сигнала сброса на сигнал управления Z-состоянием выходов;

74LS596 - 8-разрядное устройство, отличающееся от только открытыми коллекторными выходами регистра памяти и заменой сигнала сброса на сигнал стробирования выходов регистра памяти (при устанавливаются значения -разрядные устройства с асинхронным потенциальным регистром памяти;

74LS673 - 16-разрядное устройство с двунаправленным последовательным входом/выходом и параллельной записью данных из выходного синхронного регистра памяти в сдвигающий регистр;

74LS675 - 16-разрядное устройство с раздельными последовательными входом DS и выходом SO и параллельной записью данных из выходного синхронного регистра памяти в сдвигающий регистр.

(кликните для просмотра скана)

Структурная схема ИС 74LS594 изображена на рис. параллельный выход устройства, последовательный выход устройства. Сдвигающий регистр в ИС 74LS599, 74LS595 и 74LS596 выполнен по этой же схеме и описывается функциями (7.2). Различаются перечисленные ИС только типом выходов регистра памяти и использованием вместо входа RR (Register Reset) входов или тактовый сигнал загрузки). Регистры памяти описываются функциями:

для 74LS595, причем для 74LS594, 74LS599 и для 74LS595, 74LS596 выходные сигналы сдвигающего регистра).

Структурная схема изображена на рис. последовательный выход, задержанный на полтакта последовательный выход, параллельный выход устройства. Регистр памяти с Z-состоянием выходов построен на асинхронных потенциальных -триггерах. Сдвигающий регистр описывается функциями (7.1) при а регистр памяти — функциями

где выходные сигналы сдвигающего регистра,

Структурная схема ИС 74LS673 изображена на рис. 7.10,а. Функции возбуждения триггеров сдвигающего регистра описываются выражениями:

где выходные сигналы регистра памяти параллельный выход), загрузка, сдвиг), выбор кристалла, RD (Read) - чтение информации по последовательному выходу тактовый сигнал загрузки регистра памяти.

Вентиль с Z-состоянием выхода включается значением сигнала (при этом Так

Рис. 7.10 (см. скан)

как сигнал то при значении производится последовательный ввод данных по входу а при чтение информации по последовательному выходу SO с рециркуляцией.

Синхронный регистр памяти в ИС 74LS673 выполнен на -триггерах и описывается функциями переходов

где (загрузка производится сигналом при

Структурная схема изображена на рис. она отличается от предыдущей схемы только отсутствием вентиля с Z-состоянием выхода, что требует введения раздельных последовательных входа DS и выхода SO и исключения одного из входов

<< Предыдущий параграф Следующий параграф >>
Оглавление