Главная > Разное > Цифровые устройства
<< Предыдущий параграф
Следующий параграф >>
<< Предыдущий параграф Следующий параграф >>
Макеты страниц

Последовательные двоичные сумматоры.

Принцип работы и синтез последовательных двоичных сумматоров был рассмотрен в § 4.3. Функции, выполняемые последовательными сумматорами, могут быть расширены введением дополнительных управляющих сигналов. На рис. 6.111 приведены ИС:

(кликните для просмотра скана)

(кликните для просмотра скана)

555ИМ7 - четыре последовательных сумматора-вычитателя с общими тактовым сигналом и инверсным асинхронным потенциальным сбросом R;

МС14032В — три последовательных сумматора для прямых операндов с управлением сигналом полярностью выходов имеющие общие тактовый сигнал и прямой квазисинхронный сигнал сброса CR;

МС14038В — три последовательных сумматора для инверсных операндов с управлением сигналом полярностью выходов имеющие общие тактовый сигнал и инверсный квазисинхронный сигнал сброса

Сумматоры описываются функциями

где перенос в следующий разряд, перенос в данный разряд, сигналы управления операциями сложения и вычитания сложение, вычитание),

Структурные схемы сумматоров и временные диаграммы, поясняющие их работу, показаны на рис. Различаются эти схемы активным уровнем суммируемых разрядов (прямые значения на рис. 6.112,а и инверсные — на рис. 6.112,б), а также фронтом тактового сигнала, по которому срабатывают триггеры сброса и переноса. Оба сумматора описываются функциями

где сигнал сброса триггеров переноса, перенос в следующий разряд, перенос в данный разряд, сумма разрядов, сигнал управления полярностью выхода

Числа подаются на сумматоры в последовательном дополнительном коде, а значит, и сумма представлена в этом же коде.

<< Предыдущий параграф Следующий параграф >>
Оглавление